返回列表页

在高频pcb设计中,这样做可以让信号更加完整!

高频pcb 高频pcb打样

高速pcb信号完整性主要在阻抗匹配方面。信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等都会而影响阻抗匹配的因素。小编今天详细分享一些关于高频pcb板怎样设计可以让信号更加完整的几个方面。

高频pcb打样

差分布线方式是如何实现的?

       差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者side-by-side 实现的方式较多。

对于只有一个输出端的时钟信号线,如何实现差分布线?

要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。

接收端差分线对之间可否加一匹配电阻?

接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号品质会好些。

为何差分对的布线要靠近且平行?

对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。

如何处理实际布线中的一些理论冲突的问题

1. 基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。

2. 晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain与phase的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加ground guard traces可能也无法完全隔离干扰。 而且离的太远, 地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能*近。

3. 确实高速布线与EMI的要求有很多冲突。 但基本原则是因EMI所加的电阻电容或ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 最好先用安排走线和PCB叠层的技巧来解决或减少EMI的问题, 如高速信号走内层。最后才用电阻电容或ferrite bead的方式, 以降低对信号的伤害。

      如何解决高速信号的手工布线和自动布线之间的矛盾?

现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。 各家EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外, 手动调整布线的难易也与绕线引擎的能力有绝对的关系。 例如, 走线的推挤能力, 过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。. (原文出自SMT之家论坛)

      注意以上方面,就能更好的实现高频pcb信号的完整性。金瑞欣特种电路技术有限公司是专业的高频pcb厂家,主营pcb打样 ,高频微波板中小批量生产,十年pcb制作经验,更多详情可以咨询金瑞欣官网。  


推荐产品

深圳市金瑞欣特种电路技术有限公司

金瑞欣——专业的陶瓷电路板制造商

通过公司研发团队的不懈努力,现已成功研发微小孔板、高精密板、难度板、微型化板、围坝板等,具备DPC、DBC、HTCC、LTCC等多种陶瓷生产技术,以便为更多需求的客户服务,开拓列广泛的市场。

在线咨询在线咨询
咨询热线 4000-806-106

© 2018 深圳市金瑞欣特种电路技术有限公司版权所有    技术支持:金瑞欣

返回顶部